タイトル | A Low Phase Noise 20GHz PLL for a 60GHz Direct Conversion Transceiver in 65nm CMOS |
その他のタイトル | A Low Phase Noise 20GHz PLL for a 60GHz Direct Conversion Transceiver in 65nm CMOS |
参考URL | http://t2r2.star.titech.ac.jp/cgi-bin/publicationinfo.cgi?q_publication_content_number=CTT100628312 |
著者(日) | 佐藤, 高洋; 村上, 塁; 岡田, 健一; 松澤, 昭 |
著者(英) | AHMED, MAGDI MUSA; Musa, Ahmed Magdi Hassan; CHAIVIPAS, WIN; CHAIVIPAS, WIN; Sato, Takahiro; Murakami, Rui; Okada, Kenichi; Matsuzawa, Akira |
発行日 | 2011-09-09 |
刊行年月日 | 2010-12 |
言語 | en |
資料種別 | Conference Paper |
URI | https://repository.exst.jaxa.jp/dspace/handle/a-is/606979 |
|